SPC5634MF2MLQ80 ไมโครคอนโทรลเลอร์ 32 บิต – MCU NXP 32 บิต MCU, Power Arch core, 1.5MB Flash, 80MHz, -40/+125degC, เกรดยานยนต์, QFP 144

คำอธิบายสั้น:

ผู้ผลิต: NXP
หมวดหมู่สินค้า: ไมโครคอนโทรลเลอร์ – MCU 32 บิต
แผ่นข้อมูล:SPC5634MF2MLQ80
รายละเอียด: IC MCU 32BIT 1.5MB FLASH 144LQFP
สถานะ RoHS: เป็นไปตาม RoHS


รายละเอียดผลิตภัณฑ์

คุณสมบัติ

แท็กสินค้า

♠รายละเอียดสินค้า

คุณลักษณะของผลิตภัณฑ์ ค่าแอตทริบิวต์
ผู้ผลิต: เอ็นเอ็กซ์พี
ประเภทสินค้า: ไมโครคอนโทรลเลอร์ - MCU 32 บิต
เป็นไปตามมาตรฐาน: รายละเอียด
ชุด: MPC5634M
สไตล์การติดตั้ง: เอสเอ็มดี/SMT
แพ็คเกจ/กล่อง: LQFP-144
หลัก: e200z3
ขนาดหน่วยความจำโปรแกรม: 1.5 ลบ
ขนาด RAM ข้อมูล: 94 กิโลไบต์
ความกว้างของบัสข้อมูล: 32 บิต
ความละเอียด ADC: 2 x 8 บิต/10 บิต/12 บิต
ความถี่นาฬิกาสูงสุด: 80 เมกะเฮิรตซ์
จำนวน I/O: 80 อินพุต/เอาต์พุต
การจ่ายแรงดัน - ต่ำสุด: 1.14 โวลต์
แรงดันไฟ - สูงสุด: 1.32 โวลต์
อุณหภูมิในการทำงานต่ำสุด: - 40 องศาเซลเซียส
อุณหภูมิในการทำงานสูงสุด: + 150 องศาเซลเซียส
คุณสมบัติ: เออีซี-คิว100
บรรจุภัณฑ์: ถาด
แรงดันไฟฟ้าอะนาล็อก: 5.25 โวลต์
ยี่ห้อ: NXP เซมิคอนดักเตอร์
ประเภทข้อมูล RAM: แรม
แรงดันไฟเข้า/ออก: 5.25 โวลต์
ไวต่อความชื้น: ใช่
ผลิตภัณฑ์: มจร
ประเภทสินค้า: ไมโครคอนโทรลเลอร์ - MCU 32 บิต
ประเภทหน่วยความจำโปรแกรม: แฟลช
ปริมาณแพ็คโรงงาน: 60
หมวดหมู่ย่อย: ไมโครคอนโทรลเลอร์ - MCU
ตัวจับเวลา Watchdog: วอชด็อก ไทม์เมอร์
ส่วน # นามแฝง: 935311091557
หน่วยน้ำหนัก: 1.319 ก

♠ ไมโครคอนโทรลเลอร์ 32 บิต - MCU

ไมโครคอนโทรลเลอร์สำหรับยานยนต์ 32 บิตเหล่านี้เป็นตระกูลอุปกรณ์ system-on-chip (SoC) ที่มีคุณสมบัติทั้งหมดของตระกูล MPC5500 และคุณสมบัติใหม่มากมาย ควบคู่กับเทคโนโลยี CMOS 90 นาโนเมตรประสิทธิภาพสูง เพื่อลดต้นทุนต่อคุณสมบัติลงอย่างมากและที่สำคัญ การปรับปรุงประสิทธิภาพ.แกนประมวลผลโฮสต์ขั้นสูงและคุ้มค่าของตระกูลคอนโทรลเลอร์ยานยนต์นี้สร้างขึ้นจากเทคโนโลยี Power Architecture®ตระกูลนี้ประกอบด้วยการปรับปรุงที่ปรับปรุงความพอดีของสถาปัตยกรรมในแอพพลิเคชั่นฝังตัว รวมถึงการสนับสนุนคำสั่งเพิ่มเติมสำหรับการประมวลผลสัญญาณดิจิตอล (DSP) ผสานรวมเทคโนโลยีต่างๆ เช่น หน่วยประมวลผลเวลาที่ปรับปรุงแล้ว ตัวแปลงแอนะล็อกเป็นดิจิตอลแบบเข้าคิวที่ได้รับการปรับปรุง เครือข่ายพื้นที่ควบคุม และ ระบบอินพุต-เอาต์พุตแบบโมดูลาร์ที่ได้รับการปรับปรุง ซึ่งมีความสำคัญต่อแอปพลิเคชันระบบส่งกำลังระดับล่างในปัจจุบันตระกูลอุปกรณ์นี้เป็นส่วนขยายที่เข้ากันได้อย่างสมบูรณ์กับตระกูล MPC5500 ของ Freescaleอุปกรณ์มีลำดับชั้นหน่วยความจำระดับเดียวซึ่งประกอบด้วย SRAM บนชิปสูงสุด 94 KB และหน่วยความจำแฟลชภายในสูงสุด 1.5 MBอุปกรณ์ยังมีอินเทอร์เฟซบัสภายนอก (EBI) สำหรับ 'การสอบเทียบ'อินเตอร์เฟสบัสภายนอกนี้ได้รับการออกแบบมาเพื่อรองรับหน่วยความจำมาตรฐานส่วนใหญ่ที่ใช้กับตระกูล MPC5xx และ MPC55xx


  • ก่อนหน้า:
  • ต่อไป:

  • • พารามิเตอร์การทำงาน

    — การทำงานแบบคงที่อย่างสมบูรณ์, 0 MHz– 80 MHz (บวกการมอดูเลตความถี่ 2% – 82 MHz)

    — –40 ℃ ถึง 150 ℃ ช่วงการทำงานของอุณหภูมิทางแยก

    - การออกแบบพลังงานต่ำ

    – การกระจายพลังงานน้อยกว่า 400 mW (เล็กน้อย)

    – ออกแบบมาสำหรับการจัดการพลังงานแบบไดนามิกของคอร์และอุปกรณ์ต่อพ่วง

    – ซอฟต์แวร์ควบคุมนาฬิกาของอุปกรณ์ต่อพ่วง

    – โหมดหยุดพลังงานต่ำ โดยที่นาฬิกาทั้งหมดหยุดทำงาน

    — ประดิษฐ์ด้วยกระบวนการ 90 นาโนเมตร

    — 1.2 V ลอจิกภายใน

    — แหล่งจ่ายไฟเดี่ยวที่มี 5.0 V -10%/+5% (4.5 V ถึง 5.25 V) พร้อมตัวควบคุมภายในเพื่อให้ 3.3 V และ 1.2 V สำหรับแกน

    — พินอินพุตและเอาต์พุตที่มีช่วง 5.0 V -10%/+5% (4.5 V ถึง 5.25 V)

    – ระดับสวิตช์ VDDE CMOS 35%/65% (พร้อมฮิสเทรีซิส)

    - ฮิสเทรีซิสที่เลือกได้

    - การควบคุมอัตราการฆ่าที่เลือกได้

    — หมุด Nexus จ่ายไฟ 3.3 V

    — ออกแบบด้วยเทคนิคการลด EMI

    – ลูปล็อคเฟส

    – การมอดูเลตความถี่ของความถี่สัญญาณนาฬิกาของระบบ

    - ความจุบายพาสบนชิป

    - อัตราการฆ่าที่เลือกได้และความแรงของไดรฟ์

    • โปรเซสเซอร์หลัก e200z335 ประสิทธิภาพสูง

    — โมเดลโปรแกรมเมอร์ Power Architecture Book E แบบ 32 บิต

    — การปรับปรุงการเข้ารหัสความยาวตัวแปร

    – อนุญาตให้ชุดคำสั่ง Power Architecture เข้ารหัสทางเลือกในคำสั่งผสม 16 และ 32 บิต

    – ผลลัพธ์ในขนาดรหัสที่เล็กลง

    — ปัญหาเดียว CPU ที่สอดคล้องกับเทคโนโลยี Power Architecture แบบ 32 บิต

    — การดำเนินการตามลำดับและการเลิกจ้าง

    — การจัดการข้อยกเว้นที่แม่นยำ

    — หน่วยประมวลผลสาขา

    – ตัวเพิ่มการคำนวณที่อยู่สาขาเฉพาะ

    – การเร่งความเร็วสาขาโดยใช้ Branch Lookahead Instruction Buffer

    — หน่วยโหลด / จัดเก็บ

    - เวลาแฝงในการโหลดหนึ่งรอบ

    - เดินท่อได้เต็มที่

    – การสนับสนุน Endian ขนาดใหญ่และขนาดเล็ก

    - การสนับสนุนการเข้าถึงที่ไม่ตรงแนว

    – ฟองไปป์ไลน์ที่โหลดต่อการใช้งานเป็นศูนย์

    — การลงทะเบียนวัตถุประสงค์ทั่วไป (GPR) 64 บิต 32 รายการ

    — หน่วยจัดการหน่วยความจำ (MMU) ที่มี 16 รายการที่เชื่อมโยงกับการแปลทั้งหมด (TLB)

    — แยกบัสคำสั่งและบัสโหลด/จัดเก็บ

    — การสนับสนุนการขัดจังหวะแบบเวกเตอร์

    — เวลาแฝงของการขัดจังหวะ < 120 ns @ 80 MHz (วัดจากคำขอขัดจังหวะจนถึงการดำเนินการตามคำสั่งแรกของตัวจัดการข้อยกเว้นการขัดจังหวะ)

    สินค้าที่เกี่ยวข้อง