ไมโครคอนโทรลเลอร์ 32 บิต SPC5634MF2MLQ80 – MCU NXP MCU 32 บิต, คอร์ Power Arch, แฟลช 1.5MB, 80MHz, -40/+125degC, เกรดยานยนต์, QFP 144
♠ คำอธิบายสินค้า
| คุณลักษณะของผลิตภัณฑ์ | ค่าแอตทริบิวต์ |
| ผู้ผลิต: | เอ็นเอ็กซ์พี |
| หมวดหมู่สินค้า : | ไมโครคอนโทรลเลอร์ 32 บิต - MCU |
| เป็นไปตามมาตรฐาน: | รายละเอียด |
| ชุด: | MPC5634M |
| รูปแบบการติดตั้ง: | เอสเอ็มดี/เอสเอ็มที |
| แพ็กเกจ/เคส: | แอลคิวเอฟพี-144 |
| แกนหลัก: | e200z3 |
| ขนาดหน่วยความจำโปรแกรม: | 1.5 เมกะไบต์ |
| ขนาด RAM ข้อมูล: | ขนาด 94 กิโลไบต์ |
| ความกว้างบัสข้อมูล: | 32 บิต |
| ความละเอียด ADC: | 2 x 8 บิต/10 บิต/12 บิต |
| ความถี่สัญญาณนาฬิกาสูงสุด: | 80 เมกะเฮิรตซ์ |
| จำนวน I/O: | 80 พอร์ตอินพุต/เอาต์พุต |
| แรงดันไฟเลี้ยง - ต่ำสุด: | 1.14 โวลต์ |
| แรงดันไฟจ่าย - สูงสุด: | 1.32 โวลต์ |
| อุณหภูมิการทำงานขั้นต่ำ: | - 40 องศาเซลเซียส |
| อุณหภูมิการทำงานสูงสุด: | + 150 องศาเซลเซียส |
| คุณสมบัติ: | เออีซี-คิว 100 |
| บรรจุภัณฑ์: | ถาด |
| แรงดันไฟจ่ายอะนาล็อก: | 5.25 โวลต์ |
| ยี่ห้อ: | บริษัท เอ็นเอ็กซ์พี เซมิคอนดักเตอร์ |
| ประเภทข้อมูล RAM: | เอสแรม |
| แรงดันไฟ I/O: | 5.25 โวลต์ |
| ไวต่อความชื้น: | ใช่ |
| ผลิตภัณฑ์: | มหาเทพ |
| ประเภทสินค้า : | ไมโครคอนโทรลเลอร์ 32 บิต - MCU |
| ประเภทหน่วยความจำโปรแกรม: | แฟลช |
| ปริมาณบรรจุโรงงาน: | 60 |
| หมวดหมู่ย่อย: | ไมโครคอนโทรลเลอร์ - MCU |
| ตัวจับเวลาเฝ้าระวัง: | ตัวจับเวลาเฝ้าระวัง |
| หมายเลขชิ้นส่วนนามแฝง: | 935311091557 |
| น้ำหนักต่อหน่วย: | 1.319 กรัม |
♠ ไมโครคอนโทรลเลอร์ 32 บิต - MCU
ไมโครคอนโทรลเลอร์ยานยนต์ 32 บิตเหล่านี้เป็นกลุ่มอุปกรณ์ระบบบนชิป (SoC) ที่มีคุณสมบัติทั้งหมดของตระกูล MPC5500 และคุณสมบัติใหม่มากมายควบคู่ไปกับเทคโนโลยี CMOS ประสิทธิภาพสูงขนาด 90 นาโนเมตร เพื่อลดต้นทุนต่อคุณสมบัติและปรับปรุงประสิทธิภาพอย่างมีนัยสำคัญ โปรเซสเซอร์โฮสต์หลักขั้นสูงและคุ้มต้นทุนของตระกูลตัวควบคุมยานยนต์นี้สร้างขึ้นจากเทคโนโลยี Power Architecture® กลุ่มนี้มีการปรับปรุงที่ปรับปรุงความเหมาะสมของสถาปัตยกรรมในแอปพลิเคชันฝังตัว รวมถึงการสนับสนุนคำสั่งเพิ่มเติมสำหรับการประมวลผลสัญญาณดิจิทัล (DSP) เทคโนโลยีที่ผสานรวม เช่น หน่วยประมวลผลเวลาที่ได้รับการปรับปรุง ตัวแปลงอนาล็อกเป็นดิจิทัลแบบคิวที่ได้รับการปรับปรุง เครือข่ายพื้นที่ตัวควบคุม และระบบอินพุต-เอาท์พุตแบบโมดูลาร์ที่ได้รับการปรับปรุง ซึ่งมีความสำคัญสำหรับแอปพลิเคชันระบบส่งกำลังระดับล่างในปัจจุบัน กลุ่มอุปกรณ์นี้เป็นส่วนขยายที่เข้ากันได้อย่างสมบูรณ์กับตระกูล MPC5500 ของ Freescale อุปกรณ์นี้มีลำดับชั้นหน่วยความจำระดับเดียวประกอบด้วย SRAM บนชิปสูงสุด 94 KB และหน่วยความจำแฟลชภายในสูงสุด 1.5 MB อุปกรณ์ยังมีอินเทอร์เฟซบัสภายนอก (EBI) สำหรับ "การสอบเทียบ" อินเทอร์เฟซบัสภายนอกนี้ได้รับการออกแบบมาเพื่อรองรับหน่วยความจำมาตรฐานส่วนใหญ่ที่ใช้กับตระกูล MPC5xx และ MPC55xx
• พารามิเตอร์การทำงาน
— การทำงานแบบคงที่อย่างสมบูรณ์ 0 MHz– 80 MHz (บวกการมอดูเลตความถี่ 2% – 82 MHz)
— ช่วงอุณหภูมิการทำงานของจุดเชื่อมต่อคือ –40 ℃ ถึง 150 ℃
— การออกแบบพลังงานต่ำ
– การสูญเสียพลังงานน้อยกว่า 400 mW (ตามปกติ)
– ออกแบบมาเพื่อการจัดการพลังงานแบบไดนามิกของแกนหลักและอุปกรณ์ต่อพ่วง
– ซอฟต์แวร์ควบคุมนาฬิกาของอุปกรณ์ต่อพ่วง
– โหมดหยุดพลังงานต่ำ โดยนาฬิกาทั้งหมดจะหยุดทำงาน
— ผลิตด้วยกระบวนการ 90 นาโนเมตร
— ลอจิกภายใน 1.2 V
— แหล่งจ่ายไฟเดี่ยว 5.0 V -10%/+5% (4.5 V ถึง 5.25 V) พร้อมตัวควบคุมภายในเพื่อจ่ายไฟ 3.3 V และ 1.2 V สำหรับแกนกลาง
— พินอินพุตและเอาต์พุตที่ช่วง 5.0 V -10%/+5% (4.5 V ถึง 5.25 V)
– ระดับสวิตช์ CMOS VDDE 35%/65% (พร้อมฮิสเทรีซิส)
– ฮิสเทอรีซิสที่เลือกได้
– การควบคุมอัตราการเปลี่ยนแปลงที่เลือกได้
— พิน Nexus ขับเคลื่อนด้วยแหล่งจ่ายไฟ 3.3 V
— ออกแบบด้วยเทคนิคการลด EMI
– เฟสล็อคลูป
– การมอดูเลตความถี่ของความถี่สัญญาณนาฬิกาของระบบ
– ความจุบายพาสบนชิป
– เลือกอัตราการเคลื่อนไหวและความแรงของไดรฟ์ได้
• โปรเซสเซอร์หลัก e200z335 ประสิทธิภาพสูง
— หนังสือสถาปัตยกรรมพลังงาน 32 บิต แบบจำลองของโปรแกรมเมอร์ E
— การปรับปรุงการเข้ารหัสความยาวตัวแปร
– อนุญาตให้ชุดคำสั่ง Power Architecture ถูกเข้ารหัสเป็นคำสั่งผสม 16 และ 32 บิตได้ตามต้องการ
– ผลลัพธ์ทำให้ขนาดโค้ดเล็กลง
— ปัญหาเดียว เทคโนโลยีสถาปัตยกรรมพลังงาน 32 บิต CPU ที่สอดคล้องกับ
— การดำเนินการตามลำดับและการเลิกใช้
— การจัดการข้อยกเว้นที่แม่นยำ
— หน่วยประมวลผลสาขา
– เครื่องคำนวณที่อยู่สาขาเฉพาะ
– การเร่งความเร็วสาขาโดยใช้ Branch Lookahead Instruction Buffer
— หน่วยโหลด/จัดเก็บ
– ความหน่วงเวลาโหลดหนึ่งรอบ
– วางท่อทั้งหมด
– รองรับบิ๊กเอนเดียนและลิตเติ้ลเอนเดียน
– การรองรับการเข้าถึงที่ไม่ตรงกัน
– ฟองอากาศท่อส่งที่ไม่มีภาระในการใช้งาน
— รีจิสเตอร์วัตถุประสงค์ทั่วไป 64 บิต จำนวน 32 ตัว (GPR)
— หน่วยจัดการหน่วยความจำ (MMU) พร้อมบัฟเฟอร์แยกการแปลแบบเชื่อมโยงเต็มรูปแบบ 16 รายการ (TLB)
— บัสคำสั่งแยกและบัสโหลด/จัดเก็บ
— รองรับการขัดจังหวะแบบเวกเตอร์
— ความหน่วงของการขัดจังหวะ < 120 ns @ 80 MHz (วัดจากคำขอขัดจังหวะจนถึงการดำเนินการคำสั่งแรกของตัวจัดการข้อยกเว้นการขัดจังหวะ)







