SI53306-B-GMR บัฟเฟอร์นาฬิกา ซิงค์บัฟเฟอร์สากล/ตัวแปลระดับเปิดใช้งานเอาต์พุต

คำอธิบายสั้น:

ผู้ผลิต: Silicon Labs
ประเภทสินค้า: นาฬิกา/เวลา – บัฟเฟอร์นาฬิกา, ไดรเวอร์
แผ่นข้อมูล:SI53306-B-GMR
คำอธิบาย: IC BUFFER/LEVEL XLATOR 1:4 16QFN
สถานะ RoHS: เป็นไปตาม RoHS


รายละเอียดผลิตภัณฑ์

คุณสมบัติ

แท็กสินค้า

♠รายละเอียดสินค้า

คุณลักษณะของผลิตภัณฑ์ ค่าแอตทริบิวต์
ผู้ผลิต: สกายเวิร์ค
ประเภทสินค้า: บัฟเฟอร์นาฬิกา
เป็นไปตามมาตรฐาน: รายละเอียด
ชุด: SI53306
จำนวนเอาต์พุต: 4 เอาต์พุต
ความถี่อินพุตสูงสุด: 725 เมกะเฮิรตซ์
แรงดันไฟ - สูงสุด: 3.63 โวลต์
การจ่ายแรงดัน - ต่ำสุด: 1.71 โวลต์
ความล่าช้าในการขยายพันธุ์ - สูงสุด: 1075 ปล
อุณหภูมิในการทำงานต่ำสุด: - 40 องศาเซลเซียส
อุณหภูมิในการทำงานสูงสุด: + 85 องศาเซลเซียส
สไตล์การติดตั้ง: เอสเอ็มดี/SMT
บรรจุภัณฑ์ / กล่อง: คิวเอฟเอ็น-16
ยี่ห้อ: สกายเวิร์ค โซลูชั่นส์ อิงค์
รอบการทำงาน - สูงสุด: 60 %
ไวต่อความชื้น: ใช่
กระแสไฟในการทำงาน: 65 ม
ประเภทเอาต์พุต: ดิฟเฟอเรนเชียล
บรรจุภัณฑ์: รอก
บรรจุภัณฑ์: ตัดเทป
บรรจุภัณฑ์: MouseReel
ผลิตภัณฑ์: บัฟเฟอร์นาฬิกา / นักแปลระดับ
ประเภทสินค้า: บัฟเฟอร์นาฬิกา
ปริมาณแพ็คโรงงาน: 1,000
หมวดหมู่ย่อย: ไอซีนาฬิกาและตัวจับเวลา
หน่วยน้ำหนัก: 0.002014 ออนซ์

♠ Ultra-Low Additive Jitter Fanout Clock Buffers พร้อมเอาต์พุตสากลสูงสุด 10 รายการจากอินพุตรูปแบบใดก็ได้และช่วงความถี่กว้างตั้งแต่ 1 MHz ถึง 725 MHz

บัฟเฟอร์ Fanout ตระกูล Si5330x สากล/รูปแบบใดก็ได้ เหมาะอย่างยิ่งสำหรับการกระจายสัญญาณนาฬิกา (ขั้นต่ำ 1 MHz) และแอปพลิเคชันการตอกบัตรซ้ำซ้อนอุปกรณ์เหล่านี้มีคุณสมบัติของ Jitter ต่ำพิเศษทั่วไปที่ 50 fs และทำงานในช่วงความถี่กว้างLDO ในตัวให้ประสิทธิภาพ PSRR สูงและลดความต้องการส่วนประกอบภายนอก ทำให้การกระจายสัญญาณนาฬิกาที่มีสัญญาณรบกวนต่ำง่ายขึ้นในสภาพแวดล้อมที่มีเสียงดัง

ตระกูล Si5330x มีให้เลือกหลายการกำหนดค่า โดยบางเวอร์ชันมีนาฬิกาอินพุตที่เลือกได้โดยใช้อินพุต Mux แบบ 2:1คุณสมบัติอื่นๆ ได้แก่ การเปิดใช้งานเอาต์พุตอิสระ (ซิงโครนัส), การสลับที่ไม่ผิดพลาด, การตรวจสอบ LOS ของนาฬิกาอินพุต, การแบ่งสัญญาณนาฬิกาเอาต์พุต และการแปลรูปแบบในตัวบัฟเฟอร์เหล่านี้สามารถจับคู่กับนาฬิกา Si534x และตัวลดทอนสัญญาณ Jitter, นาฬิกา Si5332 และออสซิลเลเตอร์ Si5xx เพื่อส่งมอบประสิทธิภาพของแผนผังสัญญาณนาฬิกาแบบ end-to-end


  • ก่อนหน้า:
  • ต่อไป:

  • • สารเติมแต่งต่ำเป็นพิเศษ: 50 fs rms

    • LDO ในตัวเพื่อประสิทธิภาพ PSRR สูง

    • สูงสุด 10 เอาต์พุต

    • อินพุตรูปแบบใดก็ได้ (LVPECL, LVPECL พลังงานต่ำ, LVDS, CML, HCSL, LVCMOS)

    • ช่วงความถี่กว้าง

    • ตัวเลือกการเปิดใช้งานเอาต์พุต

    • ตัวเลือกการกำหนดค่าหลายตัว

    • ตัวเลือกธนาคารคู่

    • การทำงาน Mux อินพุต 2:1

    • เปิดใช้งานเอาต์พุตแบบซิงโครนัส

    • สัญญาณขาดหาย (LOS) จะตรวจสอบสัญญาณนาฬิกาอินพุตที่ขาดหาย

    • การแบ่งสัญญาณนาฬิกาเอาต์พุต: /1, /2, /4

    • เป็นไปตาม RoHS ปราศจาก Pb

    • ช่วงอุณหภูมิ: –40 ถึง +85 °C

    สินค้าที่เกี่ยวข้อง