XC6SLX75-2FGG484C เกทอาร์เรย์ที่ตั้งโปรแกรมฟิลด์ได้
♠รายละเอียดสินค้า
คุณลักษณะของผลิตภัณฑ์ | ค่าแอตทริบิวต์ |
ผู้ผลิต: | ซีลินซ์ |
ประเภทสินค้า: | FPGA - อาร์เรย์เกทที่ตั้งโปรแกรมฟิลด์ได้ |
เป็นไปตามมาตรฐาน: | รายละเอียด |
ชุด: | XC6SLX75 |
จำนวนองค์ประกอบลอจิก: | 74637 LE |
จำนวน I/O: | 280 อินพุต/เอาต์พุต |
การจ่ายแรงดัน - ต่ำสุด: | 1.14 โวลต์ |
แรงดันไฟ - สูงสุด: | 1.26 โวลต์ |
อุณหภูมิในการทำงานต่ำสุด: | 0 ค |
อุณหภูมิในการทำงานสูงสุด: | + 85 องศาเซลเซียส |
อัตราข้อมูล: | - |
จำนวนเครื่องรับส่งสัญญาณ: | - |
สไตล์การติดตั้ง: | เอสเอ็มดี/SMT |
บรรจุภัณฑ์ / กล่อง: | FCBGA-484 |
ยี่ห้อ: | ซีลินซ์ |
แรมแบบกระจาย: | 692 กิโลบิต |
ฝังบล็อก RAM - EBR: | 3096 กิโลบิต |
ความถี่ในการทำงานสูงสุด: | 1080 เมกะเฮิรตซ์ |
ไวต่อความชื้น: | ใช่ |
จำนวนลอจิกอาร์เรย์บล็อก - LAB: | 5831 ห้องปฏิบัติการ |
แรงดันไฟฟ้าในการทำงาน: | 1.2 โวลต์ |
ประเภทสินค้า: | FPGA - อาร์เรย์เกทที่ตั้งโปรแกรมฟิลด์ได้ |
ปริมาณแพ็คโรงงาน: | 1 |
หมวดหมู่ย่อย: | ไอซีลอจิกที่ตั้งโปรแกรมได้ |
ชื่อการค้า: | สปาร์ตัน |
หน่วยน้ำหนัก: | 1.662748 ออนซ์ |
♠ ภาพรวมครอบครัว Spartan-6
ตระกูล Spartan®-6 ให้ความสามารถในการรวมระบบชั้นนำด้วยต้นทุนรวมที่ต่ำที่สุดสำหรับแอปพลิเคชันที่มีปริมาณมากตระกูลสมาชิกสิบสามตัวมีความหนาแน่นเพิ่มขึ้นตั้งแต่ 3,840 ถึง 147,443 ลอจิกเซลล์ โดยใช้พลังงานเพียงครึ่งเดียวของตระกูล Spartan รุ่นก่อนหน้า และการเชื่อมต่อที่รวดเร็วและครอบคลุมมากขึ้นสร้างขึ้นบนเทคโนโลยีการผลิตทองแดงพลังงานต่ำขนาด 45 นาโนเมตรที่พัฒนาเต็มที่ซึ่งมอบความสมดุลที่เหมาะสมของต้นทุน พลังงาน และประสิทธิภาพ ตระกูล Spartan-6 นำเสนอลอจิกตารางการค้นหา 6 อินพุต (LUT) แบบ dual-register ใหม่ที่มีประสิทธิภาพมากขึ้น และ บล็อกระดับระบบในตัวที่มีให้เลือกมากมายซึ่งประกอบด้วยบล็อก RAM ขนาด 18 Kb (2 x 9 Kb) ชิ้นส่วน DSP48A1 รุ่นที่สอง ตัวควบคุมหน่วยความจำ SDRAM บล็อกการจัดการสัญญาณนาฬิกาโหมดผสมที่ได้รับการปรับปรุง เทคโนโลยี SelectIO™ บล็อกตัวรับส่งสัญญาณอนุกรมความเร็วสูงที่ปรับให้เหมาะสมพลังงาน บล็อกปลายทางที่เข้ากันได้กับ PCI Express® ขั้นสูง โหมดการจัดการพลังงานระดับระบบ ตัวเลือกการกำหนดค่าตรวจจับอัตโนมัติ และความปลอดภัย IP ที่ได้รับการปรับปรุงด้วย AES และการปกป้อง DNA ของอุปกรณ์
คุณสมบัติเหล่านี้เป็นทางเลือกที่สามารถตั้งโปรแกรมได้ในราคาต่ำสำหรับผลิตภัณฑ์ ASIC แบบกำหนดเองพร้อมการใช้งานที่ง่ายอย่างที่ไม่เคยมีมาก่อนSpartan-6 FPGA นำเสนอโซลูชันที่ดีที่สุดสำหรับการออกแบบลอจิกปริมาณสูง การออกแบบ DSP ที่มุ่งเน้นผู้บริโภค และแอปพลิเคชันฝังตัวที่คำนึงถึงต้นทุนSpartan-6 FPGA เป็นรากฐานซิลิคอนที่ตั้งโปรแกรมได้สำหรับ Targeted Design Platforms ที่นำเสนอส่วนประกอบซอฟต์แวร์และฮาร์ดแวร์แบบบูรณาการที่ช่วยให้นักออกแบบสามารถมุ่งเน้นไปที่นวัตกรรมทันทีที่วงจรการพัฒนาเริ่มต้นขึ้น
• ครอบครัว Spartan-6:
- Spartan-6 LX FPGA: เพิ่มประสิทธิภาพลอจิก
- Spartan-6 LXT FPGA: การเชื่อมต่อแบบอนุกรมความเร็วสูง
• ออกแบบมาสำหรับต้นทุนต่ำ
- บล็อกรวมที่มีประสิทธิภาพหลายตัว
- การเลือกมาตรฐาน I/O ที่เหมาะสมที่สุด
- แผ่นเซ
- แพ็คเกจผูกมัดด้วยลวดพลาสติกปริมาณมาก
• พลังงานคงที่และไดนามิกต่ำ
- กระบวนการ 45 นาโนเมตรได้รับการปรับให้เหมาะสมสำหรับต้นทุนและพลังงานต่ำ
- โหมดไฮเบอร์เนตปิดเครื่องสำหรับพลังงานเป็นศูนย์
- โหมด Suspend รักษาสถานะและการกำหนดค่าด้วยการปลุกหลายพิน การปรับปรุงการควบคุม
- แรงดันคอร์ 1.0V กำลังต่ำ (LX FPGA, -1L เท่านั้น)
- แรงดันไฟฟ้าหลัก 1.2V ประสิทธิภาพสูง (เกรด LX และ LXT FPGA, -2, -3 และ -3N)
• ธนาคารอินเตอร์เฟส SelectIO™ แบบหลายแรงดันหลายมาตรฐาน
- อัตราการถ่ายโอนข้อมูลสูงถึง 1,080 Mb/s ต่อ I/O ส่วนต่าง
- เอาต์พุตไดรฟ์ที่เลือกได้ สูงสุด 24 mA ต่อพิน
- 3.3V ถึง 1.2VI/O มาตรฐานและโปรโตคอล
- อินเตอร์เฟซหน่วยความจำ HSTL และ SSTL ต้นทุนต่ำ
- การปฏิบัติตามข้อกำหนดการแลกเปลี่ยนความร้อน
- อัตราการฆ่า I/O ที่ปรับได้เพื่อปรับปรุงความสมบูรณ์ของสัญญาณ
• ตัวรับส่งสัญญาณอนุกรม GTP ความเร็วสูงใน LXT FPGA
- สูงสุด 3.2 Gb/s
- อินเทอร์เฟซความเร็วสูง ได้แก่ Serial ATA, Aurora, 1G Ethernet, PCI Express, OBSAI, CPRI, EPON, GPON, DisplayPort และ XAUI
• บล็อกจุดสิ้นสุดในตัวสำหรับการออกแบบ PCI Express (LXT)
• รองรับเทคโนโลยี PCI® ต้นทุนต่ำที่เข้ากันได้กับข้อมูลจำเพาะ 33 MHz, 32- และ 64-บิต
• ชิ้น DSP48A1 ที่มีประสิทธิภาพ
- การประมวลผลทางคณิตศาสตร์และสัญญาณที่มีประสิทธิภาพสูง
- ตัวคูณที่รวดเร็ว 18 x 18 และตัวสะสม 48 บิต
- ความสามารถในการวางท่อและเรียงซ้อน
- Pre-adder เพื่อช่วยในการกรองแอปพลิเคชัน
• บล็อกตัวควบคุมหน่วยความจำในตัว
- รองรับ DDR, DDR2, DDR3 และ LPDDR
- อัตราข้อมูลสูงสุด 800 Mb/s (แบนด์วิธสูงสุด 12.8 Gb/s)
- โครงสร้างบัสหลายพอร์ตพร้อม FIFO อิสระเพื่อลดปัญหาด้านเวลาในการออกแบบ
• ทรัพยากรลอจิกมากมายพร้อมความจุลอจิกที่เพิ่มขึ้น
- ตัวเลือก shift register หรือการสนับสนุน RAM แบบกระจาย
- LUT 6 อินพุตที่มีประสิทธิภาพช่วยเพิ่มประสิทธิภาพและลดพลังงาน
- LUT พร้อมฟลิปฟล็อปคู่สำหรับการใช้งานไปป์ไลน์เป็นศูนย์กลาง
• บล็อก RAM ด้วยความละเอียดที่หลากหลาย
- Fast block RAM พร้อมเปิดใช้งานการเขียนแบบไบต์
- บล็อกขนาด 18 Kb ที่สามารถตั้งโปรแกรมเป็น RAM บล็อกขนาด 9 Kb อิสระสองตัวแยกกันได้
• ไทล์การจัดการนาฬิกา (CMT) เพื่อประสิทธิภาพที่เพิ่มขึ้น
- เสียงรบกวนต่ำ การตอกบัตรที่ยืดหยุ่น
- Digital Clock Managers (DCMs) กำจัดการบิดเบือนของนาฬิกาและการบิดเบือนรอบการทำงาน
- Phase-Locked Loops (PLLs) สำหรับการตอกบัตรที่มีสัญญาณรบกวนต่ำ
- การสังเคราะห์ความถี่ด้วยการคูณ การหาร และการเลื่อนเฟสพร้อมกัน
- สิบหกเครือข่ายสัญญาณนาฬิกาทั่วโลกที่มีความเอียงต่ำ
• การกำหนดค่าแบบง่าย รองรับมาตรฐานต้นทุนต่ำ
- การกำหนดค่าการตรวจจับอัตโนมัติ 2 พิน
- SPI ของบุคคลที่สามแบบกว้าง (สูงสุด x4) และการสนับสนุนแฟลช NOR
- ฟีเจอร์ Xilinx Platform Flash พร้อม JTAG
- รองรับ MultiBoot สำหรับการอัปเกรดระยะไกลด้วยหลายบิตสตรีม โดยใช้การป้องกันสุนัขเฝ้าบ้าน
• ความปลอดภัยที่เพิ่มขึ้นสำหรับการป้องกันการออกแบบ
- ตัวระบุ DNA ของอุปกรณ์ที่ไม่ซ้ำสำหรับการตรวจสอบการออกแบบ
- การเข้ารหัสบิตสตรีม AES ในอุปกรณ์ขนาดใหญ่
• การประมวลผลแบบฝังที่เร็วขึ้นด้วยตัวประมวลผลแบบอ่อน MicroBlaze™ ที่เพิ่มประสิทธิภาพและต้นทุนต่ำ
• IP ชั้นนำของอุตสาหกรรมและการออกแบบอ้างอิง