SPC5605BK0VLL6 ไมโครคอนโทรลเลอร์ 32 บิต – MCU BOLERO 1M Cu WIRE
♠รายละเอียดสินค้า
คุณลักษณะของผลิตภัณฑ์ | ค่าแอตทริบิวต์ |
ผู้ผลิต: | เอ็นเอ็กซ์พี |
ประเภทสินค้า: | ไมโครคอนโทรลเลอร์ - MCU 32 บิต |
เป็นไปตามมาตรฐาน: | รายละเอียด |
ชุด: | MPC5605B |
สไตล์การติดตั้ง: | เอสเอ็มดี/SMT |
บรรจุภัณฑ์ / กล่อง: | แอลคิวเอฟพี-100 |
หลัก: | e200z0 |
ขนาดหน่วยความจำโปรแกรม: | 768 กิโลไบต์ |
ขนาด RAM ข้อมูล: | 64 กิโลไบต์ |
ความกว้างของบัสข้อมูล: | 32 บิต |
ความละเอียด ADC: | 10 บิต 12 บิต |
ความถี่นาฬิกาสูงสุด: | 64 เมกะเฮิรตซ์ |
จำนวน I/O: | 77 อินพุต/เอาต์พุต |
การจ่ายแรงดัน - ต่ำสุด: | 3 โวลต์ |
แรงดันไฟ - สูงสุด: | 5.5 โวลต์ |
อุณหภูมิในการทำงานต่ำสุด: | - 40 องศาเซลเซียส |
อุณหภูมิในการทำงานสูงสุด: | + 105 ซ |
คุณสมบัติ: | เออีซี-คิว100 |
บรรจุภัณฑ์: | ถาด |
ยี่ห้อ: | NXP เซมิคอนดักเตอร์ |
ประเภทข้อมูล RAM: | แรม |
ประเภทอินเทอร์เฟซ: | สามารถ, I2C, LIN, SPI |
ไวต่อความชื้น: | ใช่ |
ชุดโปรเซสเซอร์: | MPC560xB |
ผลิตภัณฑ์: | มจร |
ประเภทสินค้า: | ไมโครคอนโทรลเลอร์ - MCU 32 บิต |
ประเภทหน่วยความจำโปรแกรม: | แฟลช |
ปริมาณแพ็คโรงงาน: | 90 |
หมวดหมู่ย่อย: | ไมโครคอนโทรลเลอร์ - MCU |
ตัวจับเวลา Watchdog: | วอชด็อก ไทม์เมอร์ |
ส่วน # นามแฝง: | 935325828557 |
หน่วยน้ำหนัก: | 0.024170 ออนซ์ |
♠เอกสารข้อมูลไมโครคอนโทรลเลอร์ MPC5607B
ตระกูลไมโครคอนโทรลเลอร์ระบบบนชิป (SoC) 32 บิตนี้เป็นความสำเร็จล่าสุดในตัวควบคุมแอปพลิเคชันยานยนต์แบบบูรณาการอยู่ในกลุ่มผลิตภัณฑ์ที่เน้นด้านยานยนต์ที่กำลังขยาย ซึ่งออกแบบมาเพื่อตอบสนองคลื่นลูกใหม่ของการใช้งานอิเล็กทรอนิกส์ของร่างกายภายในรถยนต์
คอร์โปรเซสเซอร์โฮสต์ e200z0h ขั้นสูงและประหยัดต้นทุนของตระกูลคอนโทรลเลอร์ยานยนต์นี้สอดคล้องกับเทคโนโลยี Power Architecture และใช้เฉพาะ APU (Auxiliary Processor Unit) VLE (การเข้ารหัสความยาวแปรผัน) ซึ่งให้ความหนาแน่นของโค้ดที่ดีขึ้นมันทำงานที่ความเร็วสูงถึง 64 MHz และให้การประมวลผลประสิทธิภาพสูงที่ปรับให้เหมาะสมสำหรับการใช้พลังงานต่ำใช้ประโยชน์จากโครงสร้างพื้นฐานการพัฒนาที่มีอยู่ของอุปกรณ์ Power Architecture ในปัจจุบัน และได้รับการสนับสนุนด้วยไดรเวอร์ซอฟต์แวร์ ระบบปฏิบัติการ และรหัสการกำหนดค่าเพื่อช่วยเหลือผู้ใช้ในการใช้งาน
• ปัญหาเดียว คอมเพล็กซ์แกน CPU 32 บิต (e200z0h)
— สอดคล้องกับหมวดหมู่ฝังตัวของเทคโนโลยี Power Architecture®
— ชุดคำสั่งที่ได้รับการปรับปรุงช่วยให้สามารถเข้ารหัสความยาวผันแปรได้ (VLE) สำหรับการลดขนาดของรหัสด้วยตัวเลือกการเข้ารหัสคำสั่งแบบผสม 16 บิตและ 32 บิต จึงเป็นไปได้ที่จะลดขนาดของโค้ดลงได้อย่างมาก
•รองรับหน่วยความจำแฟลชรหัสบนชิปสูงสุด 1.5 MB ด้วยตัวควบคุมหน่วยความจำแฟลช
• หน่วยความจำแฟลชข้อมูลบนชิป 64 (4 × 16) KB พร้อม ECC
• สูงสุด 96 KB บนชิป SRAM
• หน่วยป้องกันหน่วยความจำ (MPU) พร้อมคำอธิบายภูมิภาค 8 รายการและความละเอียดของภูมิภาค 32 ไบต์สำหรับสมาชิกในครอบครัวบางคน (ดูรายละเอียดในตารางที่ 1)
• ตัวควบคุมอินเทอร์รัปต์ (INTC) สามารถจัดการแหล่งสัญญาณขัดจังหวะแบบเลือกได้ 204 รายการ
• ลูปล็อคเฟสมอดูเลตความถี่ (FMPLL)
• สถาปัตยกรรมสวิตช์แบบคานขวางสำหรับการเข้าถึงอุปกรณ์ต่อพ่วง แฟลช หรือแรมพร้อมกันจากบัสมาสเตอร์หลายตัว
• ตัวควบคุม eDMA 16 แชนเนลพร้อมแหล่งคำขอโอนหลายรายการโดยใช้ DMA มัลติเพล็กเซอร์
• โมดูลช่วยบูต (BAM) รองรับการเขียนโปรแกรมแฟลชภายในผ่านลิงค์ซีเรียล (CAN หรือ SCI)
• ตัวจับเวลารองรับช่อง I/O ที่มีช่วงของการจับอินพุต 16 บิต การเปรียบเทียบเอาต์พุต และฟังก์ชันการปรับความกว้างพัลส์ (eMIOS)
• 2 ตัวแปลงอนาล็อกเป็นดิจิตอล (ADC): 10 บิตหนึ่งตัวและ 12 บิตหนึ่งตัว
• Cross Trigger Unit เพื่อเปิดใช้งานการซิงโครไนซ์การแปลง ADC กับเหตุการณ์ตัวจับเวลาจาก eMIOS หรือ PIT
• โมดูลอินเทอร์เฟซอุปกรณ์ต่อพ่วงแบบอนุกรม (DSPI) สูงสุด 6 โมดูล
• โมดูลอินเตอร์เฟสการสื่อสารแบบอนุกรม (LINFlex) สูงสุด 10 โมดูล
• โมดูล CAN (FlexCAN) เต็มรูปแบบที่ได้รับการปรับปรุงสูงสุด 6 โมดูลพร้อมบัฟเฟอร์ที่กำหนดค่าได้
• 1 โมดูลอินเตอร์เฟสวงจรรวม (I2C)
• พินเอนกประสงค์ที่กำหนดค่าได้มากถึง 149 พิน รองรับการทำงานอินพุตและเอาต์พุต (ขึ้นอยู่กับแพ็คเกจ)
• ตัวนับตามเวลาจริง (RTC)
• แหล่งสัญญาณนาฬิกาจากออสซิลเลเตอร์ภายใน 128 kHz หรือ 16 MHz รองรับการปลุกอัตโนมัติด้วยความละเอียด 1 ms พร้อมระยะหมดเวลาสูงสุด 2 วินาที
• การสนับสนุนเพิ่มเติมสำหรับ RTC พร้อมแหล่งสัญญาณนาฬิกาจากคริสตัลออสซิลเลเตอร์ภายนอก 32 kHz รองรับการปลุกด้วยความละเอียด 1 วินาทีและหมดเวลาสูงสุด 1 ชั่วโมง
• ตัวจับเวลาขัดจังหวะ (PIT) สูงสุด 8 ตัวพร้อมความละเอียดตัวนับ 32 บิต
• อินเทอร์เฟซการพัฒนา Nexus (NDI) ตาม IEEE-ISTO 5001-2003 Class Two Plus
• รองรับการทดสอบการสแกนขอบเขตอุปกรณ์/บอร์ดตาม Joint Test Action Group (JTAG) ของ IEEE (IEEE 1149.1)
• ตัวปรับแรงดันไฟฟ้าบนชิป (VREG) สำหรับควบคุมการจ่ายอินพุตสำหรับระดับภายในทั้งหมด